cc617eb65fdefec5f9dca814681329e1

Микросхема SN74HC574N, 8-и разрядный триггер D-типа со срабатыванием по …

Поставка электронных компонентов в Чебоксары

17,64 руб.

x 17,64 = 17,64
Сроки поставки выбранного компонента в Чебоксары уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней17,64руб.16,41руб.15,88руб.15,52руб.14,46руб.14,11руб.13,76руб.12,70руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней31,93руб.29,28руб.28,75руб.28,05руб.26,11руб.25,58руб.24,87руб.22,40руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней41,28руб.38,10руб.37,22руб.36,34руб.33,87руб.32,99руб.32,28руб.28,93руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней21,17руб.19,40руб.19,05руб.18,52руб.17,29руб.16,93руб.16,41руб.14,82руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней40,75руб.37,57руб.36,69руб.35,81руб.34,75руб.33,52руб.31,75руб.28,58руб.

Характеристики

SN74HC574N, 8-и разрядный триггер D-типа со срабатыванием по …The SN74HC574N is an octal edge-triggered D-type Flip-flop with 3-state outputs. Designed specifically for bus driving. They are particularly suitable for implementing buffer registers, I/O ports, bidirectional bus drivers and working registers. The eight flip-flops enter data on the low-to-high transition of the clock (CLK) input. A buffered output-enable (OE) input can be used to place the eight outputs in either a normal logic state (high or low logic levels) or the high-impedance state. In the high-impedance state, the outputs neither load NOR drive the bus lines significantly. The high-impedance state and increased drive provide the capability to drive bus lines without interface or pull up components. OE does not affect the internal operations of the flip-flops. Old data can be retained or new data can be entered while the outputs are in the high-impedance state.

• Wide operating voltage range
• High-current 3-state non-inverting outputs drive bus lines directly or up to 15 LSTTL loads
• Low power consumption
• 22ns Typical TPD
• ±6mA Output drive at 5V
• 1µA Maximum low input current
• Bus-structured pin out