f7f71caffaff1b0592675008861363b0

Микросхема CD74HCT112E, ТВ9

Поставка электронных компонентов в Чебоксары

22,54 руб.

x 22,54 = 22,54
Сроки поставки выбранного компонента в Чебоксары уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней22,54руб.20,96руб.20,29руб.19,84руб.18,48руб.18,03руб.17,58руб.16,23руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней40,80руб.37,42руб.36,74руб.35,84руб.33,36руб.32,68руб.31,78руб.28,63руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней52,74руб.48,69руб.47,56руб.46,43руб.43,28руб.42,15руб.41,25руб.36,97руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней27,05руб.24,79руб.24,34руб.23,67руб.22,09руб.21,64руб.20,96руб.18,93руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней52,07руб.48,01руб.46,88руб.45,76руб.44,40руб.42,83руб.40,57руб.36,51руб.

Характеристики

CD74HCT112E, ТВ9The CD74HCT112E is a dual negative-edge-triggered J-K Flip-flop with set and reset. It utilizes silicon-gate CMOS technology to achieve operating speeds equivalent to LSTTL parts. It exhibits the low power consumption of standard CMOS integrated circuits, together with the ability to drive 10 LSTTL loads. It has independent J, K, Set, Reset and Clock inputs and Q and Q outputs. It changes state on the negative-going transition of the clock pulse. Set and Reset are accomplished asynchronously by low-level inputs. The HCT logic family is functionally as well as pin-compatible with the standard LS logic family.

• Hysteresis on clock inputs for improved noise immunity and increased input rise and fall times
• Asynchronous reset
• Complementary outputs
• Buffered inputs
• Balanced propagation delay and transition times
• Significant power reduction compared to LSTTL logic ICs
• High noise immunity
• Direct LSTTL input logic compatibility
• CMOS Input compatibility
• 15 LSTTL Load bus driver outputs

Микросхемы / Логические микросхемы / Микросхемы ТТЛ (серия 74)
Корпус: 16-DIP (0.300», 7.62mm), инфо: Логический элемент ТТЛ триггер JK-типа с инверсным выходом х 2 КМОП кристалл, примечание: ТВ9